

## Bases des systèmes embarqués

2 - Langage C et 8051

Version 2022

09/11/2022 12:02





## Architecture générique 8051 Rappels





8051 = une famille de microcontrôleurs

- Un processeur 8 bits
- Une architecture Harvard (espaces mémoire Code et Données séparé)...
- Un jeu d'instruction CISC
- Plusieurs espaces mémoire accessibles (CODE, XDATA, DATA, SFR, IDATA, BIT....)
- Plusieurs périphériques d'interfaçage



Diagramme bloc d'un 8051 générique





#### Espaces mémoire du 8051

- Espace CODE: accès lecture seul contient le code à exécuter (instructions + opérandes)
- Espace XDATA: External (historiquement) DATA accès R/W stockage des données temps d'accès « long »
- Espace DATA: accès R/W stockage des données temps d'accès « court »
- Espace IDATA: accès R/W stockage des données temps d'accès « moyen »
- Espace SFR (Special Fonction Registers) Accès aux périphériques d'entréessorties





#### Vue détaillée de l'espace mémoire DATA du 8051 Partie basse - adresses 00 à 7FH

- Une zone réservée aux bancs de registre RO-R7
- Une zone accessible bit à bit par l'intermédiaire d'instructions assembleur spécifiques

#### **Espace Data** du 8051

|   | Byte<br>Address |    |      | ı       | Bit Ad   | dress  | ,      |      |    |   |           |                   |                       |
|---|-----------------|----|------|---------|----------|--------|--------|------|----|---|-----------|-------------------|-----------------------|
|   | 7F              |    |      |         |          |        |        |      |    |   |           |                   |                       |
|   |                 |    |      |         |          |        |        |      |    |   |           |                   |                       |
|   |                 |    |      |         | Gen      | oral   |        |      |    |   |           |                   |                       |
|   |                 | 1  |      |         | Purp     |        |        |      |    |   |           |                   |                       |
|   |                 | -  |      |         | RA       | M      |        |      |    |   |           |                   |                       |
|   |                 | -  |      |         |          |        |        |      |    |   |           |                   |                       |
|   | 30              | 1  |      |         |          |        |        |      |    |   |           |                   |                       |
| В | 2F              | 7F | 7E   | 7D      | 7C       | 7B     | 7A     | 79   | 78 | _ | 1         |                   |                       |
| i | 2E              | 77 | 76   | 75      | 74       | 73     | 72     | 71   | 70 | 1 |           |                   |                       |
| ť | 2D              | 6F | 6E   | 6D      | 6C       | 6B     | 6A     | 69   | 68 | 1 |           |                   |                       |
|   | 2C              | 67 | 66   | 65      | 64       | 63     | 62     | 61   | 60 | 1 |           |                   | On dispose d'instruct |
| Α | 2B              | 5F | 5E   | 5D      | 5C       | 5B     | 5A     | 59   | 58 | 1 |           |                   | assembleur spécifiq   |
| d | 2A              | 57 | 56   | 55      | 54       | 53     | 52     | 51   | 50 | 1 |           | Fanaca DIT        | pour manipuler ces    |
| d | 29              | 4F | 4E   | 4D      | 4C       | 4B     | 4A     | 49   | 48 |   |           | Espace BIT        | pear mamparer ees     |
| r | 28              | 47 | 46   | 45      | 44       | 43     | 42     | 41   | 40 |   |           | Accessibilité     |                       |
| е | 27              | 3F | 3E   | 3D      | 3C       | 3B     | 3A     | 39   | 38 |   | $\bigcap$ |                   |                       |
| s | 26              | 37 | 36   | 35      | 34       | 33     | 32     | 31   | 30 |   |           | bit à bit         |                       |
| s | 25              | 2F | 2E   | 2D      | 2C       | 2B     | 2A     | 29   | 28 |   |           |                   |                       |
| a | 24              | 27 | 26   | 25      | 24       | 23     | 22     | 21   | 20 |   |           |                   |                       |
| b | 23              | 1F | 1E   | 1D      | 1C       | 1B     | 1A     | 19   | 18 |   |           |                   |                       |
| I | 22              | 17 | 16   | 15      | 14       | 13     | 12     | 11   | 10 |   |           |                   |                       |
| е | 21              | 0F | 0E   | 0D      | 0C       | 0B     | 0A     | 09   | 08 |   |           |                   |                       |
|   | 20              | 07 | 06   | 05      | 04       | 03     | 02     | 01   | 00 | = | ļ         |                   |                       |
|   | 1F              | -  |      |         | Bar      | ık 3   |        |      |    |   |           |                   |                       |
|   | 18              |    |      |         |          |        |        |      |    | - |           | Bancs de registre |                       |
|   | 17              | -  |      |         | Bar      | ık 2   |        |      |    |   |           | _                 |                       |
|   | 10              |    |      |         |          |        |        |      |    | 1 | _         | R0-R7             |                       |
|   | 0F<br>08        | 1  |      |         | Bar      | ık 1   |        |      |    |   |           |                   |                       |
| - | 07              |    |      |         |          |        |        |      |    | 1 |           |                   | CDE                   |
|   | 00              | 1  | Defa | ult Reg | gister I | Bank f | for R0 | – R7 |    |   |           |                   | LIVE AND              |



00



#### Vue détaillée de l'espace mémoire DATA du 8051 Partie haute - adresses 80H à FFH

• Pour l'accès aux périphériques du 8051, via des registres

Espace SFR du 8051 générique

| Address |    |      |      | Bit Ad | dress  |      |     |      |      |
|---------|----|------|------|--------|--------|------|-----|------|------|
| FF      |    |      |      |        |        |      |     |      |      |
| F0      | F7 | F6   | F5   | F4     | F3     | F2   | F1  | F0   | В    |
|         |    |      |      |        |        |      |     |      |      |
| E0      | E7 | E6   | E5   | E4     | E3     | E2   | E1  | E0   | ACC  |
|         |    |      |      |        |        |      |     |      |      |
| D0      | D7 | D6   | D5   | D4     | D3     | D2   | -   | D0   | PSW  |
|         |    | _    |      |        |        |      |     |      |      |
| B8      | -  | -    | -    | BC     | BB     | BA   | B9  | B8   | IP   |
|         |    | -    | -    |        |        |      |     |      |      |
| B0      | В7 | B6   | B5   | B4     | B3     | B2   | B1  | B0   | P3   |
| A8      | AF | Γ-   | -    | AC     | AB     | AA   | A9  | A8   | IE.  |
| Ao      | AF |      |      | AC     | AD     | AA   | A9  | Ao   | "=   |
| A0      | A7 | A6   | A5   | A4     | A3     | A2   | A1  | A0   | P2   |
|         |    | 7.10 | 7.00 | 7      | 7.0    | 7.2  | 711 | 7.00 |      |
| 99      |    |      | Not  | bit-ad | dressa | able |     |      | SBUF |
| 98      | 9F | 96   | 95   | 94     | 93     | 92   | 91  | 90   | SCON |
|         |    |      |      |        |        |      |     |      |      |
| 90      | 97 | 96   | 95   | 94     | 93     | 92   | 91  | 90   | P1   |
|         |    |      |      |        |        |      |     |      |      |
| 8D      |    |      | Not  | bit-ad | dressa | able |     |      | TH1  |
| 8C      |    |      | Not  | bit-ad | dressa | able |     |      | TH0  |
| 8B      |    |      | Not  | bit-ad | dressa | able |     |      | TL1  |
| 8A      |    |      | Not  | bit-ad | dressa | able |     |      | TL0  |
| 89      |    |      | Not  | bit-ad | dressa | able |     |      | TMOD |
| 88      | 8F | 8E   | 8D   | 8C     | 8B     | 8A   | 89  | 88   | TCON |
| 87      |    |      | Not  | bit-ad | dressa | able |     |      | PCON |
|         |    |      |      |        |        |      |     |      |      |
| 83      |    |      | Not  | bit-ad | dressa | able |     |      | DPH  |
| 82      |    |      | Not  | bit-ad | dressa | able |     |      | DPL  |
| 81      |    |      | Not  | bit-ad | dressa | able |     |      | SP   |
| 80      | 87 | 86   | 85   | 84     | 83     | 82   | 81  | 80   | P0   |







#### Jeu d'instructions assembleur du 8051

La multitude de mode d'adressage pour (par exemple) l'instruction MOV illustre le caractère CISC du jeu d'instruction du 8051

| RRC   | A                | Rotate accumulator right through carry     | 1 | 1 |
|-------|------------------|--------------------------------------------|---|---|
| SWAP  | Α                | Swap nibbles within the accumulator        | 1 | 1 |
| Logic | operations       |                                            |   |   |
| ANL   | A,Rn             | AND register to accumulator                | 1 | 1 |
| ANL   | A,direct         | AND direct byte to accumulator             | 2 | 2 |
| ANL   | A,@Ri            | AND indirect RAM to accumulator            | 1 | 2 |
| ANL   | A,#data          | AND immediate data to accumulator          | 2 | 2 |
| ANL   | direct,A         | AND accumulator to direct byte             | 2 | 2 |
| ANL   | direct,#data     | AND immediate data to direct byte          | 3 | 3 |
| ORL   | A,Rn             | OR register to accumulator                 | 1 | 1 |
| ORL   | A,direct         | OR direct byte to accumulator              | 2 | 2 |
| ORL   | A,@Ri            | OR indirect RAM to accumulator             | 1 | 2 |
| ORL   | A,#data          | OR immediate data to accumulator           | 2 | 2 |
| ORL   | direct,A         | OR accumulator to direct byte              | 2 | 2 |
| ORL   | direct,#data     | OR immediate data to direct byte           | 3 | 3 |
| XRL   | A,Rn             | Exclusive OR register to accumulator       | 1 | 1 |
| XRL   | A,direct         | Exclusive OR direct byte to accumulator    | 2 | 2 |
| XRL   | A,@Ri            | Exclusive OR indirect RAM to accumulator   | 1 | 2 |
| XRL   | A,#data          | Exclusive OR immediate data to accumulator | 2 | 2 |
| XRL   | direct,A         | Exclusive OR accumulator to direct byte    | 2 | 2 |
| XRL   | direct,#data     | Exclusive OR immediate data to direct byte | 3 | 3 |
| Boole | an variable mani | pulation                                   |   |   |
| CLR   | С                | Clear carry flag                           | 1 | 1 |
| CLR   | bit              | Clear direct bit                           | 2 | 2 |
| QETB  | C                | Set cornuffice                             | 1 | 1 |

| DJNZ    | direct,rel    | Decrement direct byte and jump in not zero     | 3 |
|---------|---------------|------------------------------------------------|---|
| NOP     |               | No operation                                   | 1 |
| Data tr | ansfer        |                                                |   |
| MOV     | A,Rn          | Move register to accumulator                   | 1 |
| MOV     | A,direct*)    | Move direct byte to accumulator                | 2 |
| MOV     | A,@Ri         | Move indirect RAM to accumulator               | 1 |
| MOV     | A,#data       | Move immediate data to accumulator             | 2 |
| MOV     | Rn,A          | Move accumulator to register                   | 1 |
| MOV     | Rn,direct     | Move direct byte to register                   | 2 |
| MOV     | Rn,#data      | Move immediate data to register                | 2 |
| MOV     | direct,A      | Move accumulator to direct byte                | 2 |
| MOV     | direct,Rn     | Move register to direct byte                   | 2 |
| MOV     | direct,direct | Move direct byte to direct byte                | 3 |
| MOV     | direct,@Ri    | Move indirect RAM to direct byte               | 2 |
| MOV     | direct,#data  | Move immediate data to direct byte             | 3 |
| MOV     | @Ri,A         | Move accumulator to indirect RAM               | 1 |
| MOV     | @Ri,direct    | Move direct byte to indirect RAM               | 2 |
| MOV     | @Ri,#data     | Move immediate data to indirect RAM            | 2 |
| MOV     | DPTR,#data16  | Load data pointer with a 16-bit constant       | 3 |
| MOVC    | A,@A+DPTR     | Move code byte relative to DPTR to accumulator | 1 |
| MOVC    | A,@A+PC       | Move code byte relative to PC to accumulator   | 1 |
| MOVX    | A,@Ri         | Move external RAM (8-bit addr.) to A           | 1 |
| MOVX    | A,@DPTR       | Move external RAM (16-bit addr.) to A          | 1 |
| MOVX    | @Ri,A         | Move A to external RAM (8-bit addr.)           | 1 |
| MOVX    | @DPTR.A       | Move A to external RAM (16-bit addr.)          | 1 |



Extrait du jeu d'instructions du 8051...



## Exemple de code assembleur 8051 (durant le module ELN3)

- Beaucoup de manipulation de registres de base tels que A (accumulateur) R0, ...
   R7, DPTR, PSW etc....
- Mise en place de fonctionnalités d'entrées-sorties <u>basiques</u> à l'aide de dispositifs matériels (mise en oeuvres de registres, interfacés dans l'espace mémoire XDATA du 8051)

```
push AR4
         push AR5
        mov A,R7
                     ; Récupérateur de l'adresse de début de tableau
         mov RO,A
                     ; RO pointeur case de référence
        mov R1.A
                   ; R1 pointeur de parcours de table = R0+1
        inc R1
         add A,R5
        mov R4,A
                     ; R4 "pointe" sur la premiere case hors table
BCL1:
        mov A, @RO
         clr C
         subb A, @R1
                     ; Comparaison valeur pointée par RO avec valeur pointée par R1
         jc No exchange ; si [R0] < [R1] alors pas d'échange
        mov A, @RO
                      ; si [R0] >= [R1] alors échange
         xch A, @R1
                      ; échange effectué
         mov @RO,A
                      ; suite échange
No exchange:
                        ; incrément du pointeur parcours de table
         inc R1
         mov A,R4
         cjne A, AR1, BCL1 ; test pointeur parcours de table hors table?
                        : si non: retour à BCL1
         inc R0
                        ; incrément du pointeur case de référence
         mov A,R0
        mov R1.A
         inc R1
                        ; R1 pointeur de parcours de table = R0+1
         mov A,R4
         cine A.AR1.BCL1 ; test pointeur parcours de table hors table?
                        ; si non: retour à BCL1
         pop AR5
         pop AR4
```





#### Bilan ELN3

Même si vous ne maitrisez pas toutes les finesses de ce domaine, on peut néanmoins admettre que vous aviez, en fin de module, des compétences de base sur les points suivants:

- Je connais l'architecture interne d'un (petit) processeur.
- J'ai assimilé l'architecture globale d'un système à microprocesseur.
- J'ai assimilé quelques mécanismes de base d'un processeur tels que <u>interruptions</u>, sauts, sous-programmes, etc...
- Je sais coder en assembleur des programmes simples qui permettent de faire des manipulations simples de données.
- Je sais donner la possibilité au processeur de communiquer avec le monde extérieur en fabriquant des ports d'entrée-sorties placés dans un espace mémoire du processeur.







# Le microcontrôleur 8051F020 utilisé en TP ELN3 et BSE



#### Architecture du microcontrôleur 8051F020

Son architecture est dérivée de la famille 8051 « historique »(espaces mémoire, jeu d'instruction, périphériques de base), mais son cœur, de conception plus récente, est plus rapide et il est doté de nombreux périphériques



## Caractéristiques générales du cœur « Processeur » CIP-51 équipant le 8051F020

#### Un cœur processeur hérité de l'architecture 8051

- Processeur 8 bits
- Jeu d'instruction compatible 8051
- Capable de gérer 2 espaces mémoire distincts CODE et XDATA (Archi Harvard?)

#### MAIS en plus:

- Puissance max 25 Mips à 25 MHz (1 Mips @12MHz pour la version historique)
- 256 octets de mémoire RAM interne
- Architecture Pipeline à 3 étages pour l'optimiser les temps d'exécution

|               | Cycle 1 | Cycle 2 | Cycle 3 | Cycle 4 | Cycle 5 |
|---------------|---------|---------|---------|---------|---------|
| Instruction 1 | Fetch   | Decode  | Execute |         |         |
| Instruction 2 |         | Fetch   | Decode  | Execute |         |
| Instruction 3 |         |         | Fetch   | Decode  | Execute |

| Clocks to Execute      | 1  | 2  | 2/3 | 3  | 3/4 | 4 | 4/5 | 5 | 8 |
|------------------------|----|----|-----|----|-----|---|-----|---|---|
| Number of Instructions | 26 | 50 | 5   | 14 | 7   | 3 | 1   | 2 | 1 |



#### Mémoires CODE, XDATA, DATA et IDATA

## PROGRAM/DATA MEMORY (FLASH)



DATA MEMORY (RAM)
INTERNAL DATA ADDRESS SPACE DATA



M

**SFR** 

EXTERNAL DATA ADDRESS SPACE

Toutes ces mémoires sont présentes sur la puce du 8051F020 sauf la zone 0x1000-0xFFFF en XDATA





|    | Byte<br>Address | Bit Address |       |           |          |        |       |      |    |  |  |  |
|----|-----------------|-------------|-------|-----------|----------|--------|-------|------|----|--|--|--|
|    | 7F              |             |       |           |          |        |       |      |    |  |  |  |
|    |                 |             |       |           |          |        |       |      |    |  |  |  |
|    |                 |             |       |           | Gen      | eral   |       |      |    |  |  |  |
|    |                 |             |       |           | Purp     |        |       |      |    |  |  |  |
|    |                 |             |       |           | RA       | M      |       |      |    |  |  |  |
|    |                 |             | _     | . —       | A /I     |        | . —   | _    |    |  |  |  |
|    | 30              |             | U F   | <b>4T</b> | A/I      | וטו    | 41,   | Α    |    |  |  |  |
| В  | 2F              | 7F          | 7E    | 7D        | 7C       | 7B     | 7A    | 79   | 78 |  |  |  |
| i. | 2E              | 77          | 76    | 75        | 74       | 73     | 72    | 71   | 70 |  |  |  |
| t  | 2D              | 6F          | 6E    | 6D        | 6C       | 6B     | 6A    | 69   | 68 |  |  |  |
|    | 2C              | 67          | 66    | 65        | 64       | 63     | 62    | 61   | 60 |  |  |  |
| Α  | 2B              | 5F          | 5E    | 5D        | 5C       | 5B     | 5A    | 59   | 58 |  |  |  |
| d  | 2A              | 57          | 56    | 55        | 54       | 53     | 52    | 51   | 50 |  |  |  |
| d  | 29              | 4F          | 4E    | 4D        | 4C       | 4B     | 4A    | 49   | 48 |  |  |  |
| r  | 28              | 47          | 46    | 45        | 44       | 43     | 42    | 41   | 40 |  |  |  |
| e  | 27              | 3F          | 3E    | 3D        | 3C       | 3B     | 3A    | 39   | 38 |  |  |  |
| s  | 26              | 37          | 36    | 35        | 34       | 33     | 32    | 31   | 30 |  |  |  |
| s  | 25              | 2F          | 2E    | 2D        | 2C       | 2B     | 2A    | 29   | 28 |  |  |  |
| a  | 24              | 27          | 26    | 25        | 24       | 23     | 22    | 21   | 20 |  |  |  |
| b  | 23              | 1F          | 1E    | 1D        | 1C       | 1B     | 1A    | 19   | 18 |  |  |  |
| 1  | 22              | 17          | 16    | 15        | 14       | 13     | 12    | 11   | 10 |  |  |  |
| е  | 21              | 0F          | 0E    | 0D        | 0C       | 0B     | 0A    | 09   | 80 |  |  |  |
|    | 20              | 07          | 06    | 05        | 04       | 03     | 02    | 01   | 00 |  |  |  |
|    | 1F              |             |       |           | Bar      | de 2   |       |      |    |  |  |  |
|    | 18              |             |       |           | Dai      | IK 3   |       |      |    |  |  |  |
|    | 17              |             |       |           | Bar      | ъ2     |       |      |    |  |  |  |
|    | 10              |             |       |           | Dai      | IK Z   |       |      |    |  |  |  |
|    | 0F              |             |       |           | Dan      | J. A   |       |      |    |  |  |  |
|    | 08              |             |       |           | Bar      | IK I   |       |      |    |  |  |  |
|    | 07              |             | Defa  | ılt Reg   | vietor I | Pank f | or Do | D7   |    |  |  |  |
|    | 00              |             | Deial | и кес     | jister l | Jank I | oi Ru | - K/ |    |  |  |  |



## Mémoire SFR – Special Function Registers

| F8         | SPI0CN                     | PCA0H   | PCA0CPH0 | PCA0CPH1 | PCA0CPH2 | PCA0CPH3 | PCA0CPH4 | WDTCN   |
|------------|----------------------------|---------|----------|----------|----------|----------|----------|---------|
| F0         | В                          | SCON1   | SBUF1    | SADDR1   | TL4      | TH4      | EIP1     | EIP2    |
| E8         | ADC0CN                     | PCA0L   | PCA0CPL0 | PCA0CPL1 | PCA0CPL2 | PCA0CPL3 | PCA0CPL4 | RSTSRC  |
| E0         | ACC                        | XBR0    | XBR1     | XBR2     | RCAP4L   | RCAP4H   | EIE1     | EIE2    |
| D8         | PCA0CN                     | PCA0MD  | PCA0M0   | PCA0CPM1 | PCA0CPM2 | PCA0CPM3 | PCA0CPM4 |         |
| D0         | PSW                        | REF0CN  | DAC0L    | DAC0H    | DAC0CN   | DAC1L    | DAC1H    | DAC1CN  |
| C8         | T2CON                      | T4CON   | RCAP2L   | RCAP2H   | TL2      | TH2      |          | SMB0CR  |
| C0         | SMB0CN                     | SMB0STA | SMB0DAT  | SMB0ADR  | ADC0GTL  | ADC0GTH  | ADC0LTL  | ADC0LTH |
| B8         | IP                         | SADEN0  | AMX0CF   | AMX0SL   | ADC0CF   | P1MDIN   | ADC0L    | ADC0H   |
| B0         | P3                         | OSCXCN  | OSCICN   |          |          | P74OUT   | FLSCL    | FLACL   |
| <b>A</b> 8 | - IE                       | SADDRU  | ADCICN   | ADCICE   | AWX13    | P3IF     | SADEN1   | EMI0CN  |
| A0         | P2                         | EMI0TC  |          | EMI0CF   | POMDOUT  | P1MDOUT  | P2MDOUT  | P3MDOUT |
| 98         | SCON0                      | SBUF0   | SPI0CFG  | SPIODAT  | ADC1     | SPIOCKR  | CPT0CN   | CPT1CN  |
| 90         | P1                         | TMR3CN  | TMR3RLL  | TMR3RLH  | TMR3L    | TMR3H    | P7       |         |
| 88         | TCON                       | TMOD    | TL0      | TL1      | TH0      | TH1      | CKCON    | PSCTL   |
| 80         | P0                         | SP      | DPL      | DPH      | P4       | P5       | P6       | PCON    |
|            | 0(8)<br>Bit<br>addressable | 1(9)    | 2(A)     | 3(B)     | 4(C)     | 5(D)     | 6(E)     | 7(F)    |







## Exemple élémentaire: Addition de 2 nombres 16-bits en C et en assembleur



La version **C**Avec
declarations de
variables et
lignes de code



### La version assembleur,

avec directives de segmentation et code assembleur

## Macro Assembleur 8051

Exemple de fichier source assembleur

- 2 lignes d'instructions assembleur seulement!!
- Tout le reste est constitué de directives d'assemblage
- Découpage en segments de CODE, DATA, IDATA, XDATA et BIT
- Création de zone de stockage pour des « variables »



©Homer Simpson Extrait de la série TV « Les Simpson »

Pratiquer l'assembleur requiert:

- La connaissance du langage assembleur
- La connaissance de l'architecture interne du processeur

C'est lourd!!

FILE NAME : BASE SM2.ASM ; TARGET MCU : C8051F020 ; DATA Segment segment DATA data test ; Put the STACK segment in the main module. 19 SEGMENT IDATA ; ?STACK goes into IDATA RAM. 20 RSEG ?STACK ; switch to ?STACK segment. 21 20 ; reserve your stack space - 20 bytes in this example. 22 : XDATA SEGMENT Ram externe SEGMENT XDATA ; Reservation de 50 octets en XRAM 26 RSEG Ram externe 27 cp bcl: table dest0: DS 29 table dest: ; RESET and INTERRUPT VECTORS 33 34 cseq AT 0 ; SEGMENT Absolu 1jmp Start pgm ; Locate a jump to the start of code at the reset vector : CODE SEGMENT 40 Prog base ; Switch to this code segment. 41 ; Specify register bank for the following ;Initialisations de la mémoire code - Stockade de constante alphabet: DB 'abcdefghijklmnopgrstuvwxyz' chiffres: DB '0123456789' •\*\*\*\*\*\*\*\*\*\*\*\*\*\*\*\* ;Initialisations de périphériques - Fonctionnalités Microcontroleur 51 Start pgm: 52 53 mov WDTCN, #0DEh ; Disable WDT

## Programmer en C sur un microcontrôleur...

### **PARCE QUE:**

- Plus rapide de développer en C qu'en assembleur
- Permet d'atteindre un niveau d'abstraction plus élevé
- Un code en C aisément réutilisable
- Un langage qui reste proche de la machine

#### **MAIS:**

- Le processeur ne sait exécuter que de l'assembleur. (Etape de compilation)
- En cas de problème à l'exécution, il est parfois nécessaire de maitriser la chaine de génération de code et l'architecture du processeur



## Spécificité du code C sur des microcontrôleurs 8 bits



#### Il faut tenir compte:

- Faible mémoire de code et surtout de données
- Faible puissance de calcul (architecture 8 bits)
- Haut niveau de réactivité temporelle attendu
- Accès direct aux mémoire physiques et aux périphériques

## Rappel sur les divers éléments d'un code C...

```
...
```

```
#include <stdio.h>
#define TRUE 1
#define FALSE 0

main()
{
    int i;
    i = 5 * 2;
    printf("5 times 2 is %d.\n", i);
    printf("TRUE is %d.\n", TRUE);
    printf("FALSE is %d.\n", FALSE);
}
```

Pris en compte par le pré-processeur (inclusion, macros, compilations conditionnelles)

Pris en compte par <u>le</u> compilateur

Compilateur et librairies dépendant de la cible visée....

Géré par des librairies de fonctions (librairies standard du C)

## La base de la compilation

- Le pre-processeur gère
  - Les Macros (#define)
  - Les Inclusions (#include)
  - Les Inclusions conditionnelles (#ifdef, #if)
  - Les extensions du langage (en partie) (#pragma).
- Le compilateur transforme du code source en langage assembleur
- L'assembleur convertit le langage assembleur en code binaire (visualisé en hexadécimal) (code objet).
- Le "linkeur" (editeur de lien) procéde à l'édition de lien des codes objets (qui se référencient). Il crée l'exécutable (éventuellement en lien avec un format d'exécutable)



## Les étapes de la compilation du code



## Organisation classique de la mémoire gérée par un compilateur C



#### Zones mémoires:

- **Text** == code
- Data == variables statiques
- **Heap (Tas)** == données dynamiques
- Stack (Pile) ==
  - Variables locales
  - Paramètres des fonctions
  - Adresse de retour

```
char strng="hello";
int count, this, that;

main()
{
  int i, j, k;
  char *sp;
  ......
for (i=0;i != 100;i++)
  .....
  sp= (char*) malloc(sizeof(i));
```





## Organisation de la mémoire en C dans un environnement Microcontrôleur 8051



0x1000 0x0FFF

0x0000

XRAM - 4096 Bytes

(accessable using MOVX instruction)

Point de vue Compilateur C

- Text (Code)
- Data
- Heap (à éviter)
- Stack

**Solution**: production par le compilateur d'un code assembleur manipulant des segments data – idata – xdata – bdata - code

Où sont stockés les codes, les constantes et les données?

## Gestion de la mémoire via l'environnement de développement Microvision

Sous Microvision, il est possible d'indiquer au compilateur (et à l'éditeur de liens) où devront être stockés les diverses variables gérées par le compilateur C. Cette configuration sera réalisée par modification de la configuration globale du projet



### Les modèles de gestion mémoire dans Microvision

#### Modèle SMALL

- <u>Le modèle par défaut</u>
- Par défaut, toutes les variables sont placées dans la mémoire interne (data, idata) ainsi que la pile.
- Petite mémoire, mais rapidité des temps d'accès (2 cycles)

Modèle Compact (Mode intermédiaire cité pour information)

#### Modèle LARGE

- Par défaut, toutes les variables sont placées dans la mémoire externe (xdata). La pile reste toutefois en idata.
- Mémoire plus importante, mais relative lenteur des temps d'accès (3 + 3 cycles)





## Exemple de compilation selon les modèles mémoire

#### Code compilé:

Les fichiers avec l'extension M51 sont générés à l'issue de l'édition de liens; ils contiennent les informations relatives à l'utilisation de la mémoire:

- Quantité de mémoire utilisée
- Localisation du code
- Localisation des variables

#### **En Mode SMALL**: (Extrait fichier M51)

TYPE BASE LENGTH RELOCATION SEGMENT NAME

\*\*\*\*\*\*\* DATA MEMORY \*\*\*\*\*\*

REG 0000H 0008H ABSOLUTE "REG BANK 0"

DATA 0008H 0078H UNIT ?DT?BASE\_TP3

IDATA 0080H 0001H UNIT ?STACK

(Length = 78H = 120D)

#### En mode LARGE:

TYPE BASE LENGTH RELOCATION SEGMENT NAME

\*\*\*\*\*\*\* DATA MEMORY \*\*\*\*\*\*

REG 0000H 0008H ABSOLUTE "REG BANK 0"

IDATA 0008H 0001H UNIT ?STACK

\*\*\*\*\*\*\* X DATA MEMORY \*\*\*\*\*\*

XDATA 0000H 0078H UNIT ?XD?BASE TP3

## Types de mémoire explicitement définis

#### Ajout de spécificateurs de mémoire au moment de la déclaration des variables

Il est possible au moment de la déclaration d'une variable, de spécifier l'espace mémoire dans lequel elle devra être placée.

| Memory Type  | Description                                                                                                                                   |
|--------------|-----------------------------------------------------------------------------------------------------------------------------------------------|
| <u>code</u>  | Program memory (64 KBytes); accessed by opcode MOVC @A+DPTR.                                                                                  |
| <u>data</u>  | Directly addressable internal data memory; fastest access to variables (128 bytes).                                                           |
| <u>idata</u> | Indirectly addressable internal data memory; accessed across the full internal address space (256 bytes).                                     |
| <u>bdata</u> | Bit-addressable internal data memory; supports mixed bit and byte access (16 bytes).                                                          |
| <u>xdata</u> | External data memory (64 KBytes); accessed by opcode MOVX @DPTR.                                                                              |
| <u>far</u>   | Extended RAM and ROM memory spaces (up to 16MB); accessed by user defined routines or specific chip extensions (Philips 80C51MX, Dallas 390). |
| <u>pdata</u> | Paged (256 bytes) external data memory; accessed by opcode MOVX @Rn.                                                                          |

Exemples de déclarations explicites de type mémoire:

```
char data var1;
char code text[] = "ENTER PARAMETER:";
unsigned long xdata array[100];
float idata x,y,z;
unsigned int pdata dimension;
unsigned char xdata vector[10][4][4];
char bdata flags;
```



Sans spécificateur de mémoire, la variable est placée dans l'espace mémoire spécifié lors du choix de modèle mémoire.

Si la variable a un spécificateur de mémoire, alors celle-ci est placée dans l'espace mémoire correspondant au spécificateur quel que soit le modèle mémoire sélectionné.









Tous ces exemples de code ne font que lire 1 octet dans un espace mémoire donné

| Extension | Memory Type Temps d'exé                                             | écut | Related ASM                                              |
|-----------|---------------------------------------------------------------------|------|----------------------------------------------------------|
| data      | Directly-addressable data memory (data memory addresses 0x00-0x7F)  |      | MOV A, 07Fh (2 clk cycle)                                |
| idata     | Indirectly-addressable data memory (data memory addresses 0x00-0xFF | )    | MOV R0, #080h (4 clk cycle)<br>MOV A, @R0                |
| xdata     | External data memory X3                                             |      | MOV DPTR,#1234H (6 clk cycle)<br>MOVX @DPTR,A            |
| code      | Program memory X3,5                                                 |      | MOV DPTR,#1234H (7 clk cycle)<br>CLR A<br>MOVC A,@A+DPTR |

La « complexité » du code (taille et temps d'exécution) varie beaucoup selon les espaces mémoire utilisés.

L'accès à la zone DATA est le plus rapide.



### Gestion mémoire recommandée

- Modèle SMALL (par défaut les variables sont placées dans l'espace DATA)
- Déclarations explicites des constantes en CODE et des variables de grande taille ou rarement utilisées en XDATA





## Types spécifiques de données gérés par le compilateur C51

| Data Types          | Bits   | Bytes  | Value Range                    |
|---------------------|--------|--------|--------------------------------|
| <u>bit</u>          | 1      |        | 0 to 1                         |
| signed char         | 8      | 1      | -128 — +127                    |
| unsigned char       | 8      | 1      | 0 — 255                        |
| <u>enum</u>         | 8 / 16 | 1 or 2 | -128 — +127 or -32768 — +32767 |
| signed short int    | 16     | 2      | -32768 — +32767                |
| unsigned short int  | 16     | 2      | 0 — 65535                      |
| signed int          | 16     | 2      | -32768 — +32767                |
| unsigned <u>int</u> | 16     | 2      | 0 — 65535                      |
| signed long int     | 32     | 4      | -2147483648 — +2147483647      |
| unsigned long int   | 32     | 4      | 0 — 4294967295                 |
| float               | 32     | 4      | ±1.175494E-38 — ±3.402823E+38  |
| double              | 32     | 4      | ±1.175494E-38 — ±3.402823E+38  |
| <u>sbit</u>         | 1      |        | 0 or 1                         |
| <u>sfr</u>          | 8      | 1      | 0 — 255                        |
| <u>sfr16</u>        | 16     | 2      | 0 — 65535                      |

Ces types ne sont pas ANSI-C et sont spécifiques au compilateur

**Type bit** pour la manipulation de variables booléennes (grâce à l'espace mémoire accessible bit à bit et aux instructions assembleur de manipulation de booléen

Types sbit, sfr, and sf16: pour l'accès à la zone SFR Doivent être déclarés en global (ne permettent pas les indirections)





## Localisation, bit, sbit, sfr, sfr16....



#### PROGRAM/DATA MEMORY (FLASH)



#### DATA MEMORY (RAM)



#### EXTERNAL DATA ADDRESS SPACE



#### sbit, sfr, sfr16

sfr: désigne un registre 8 bit de l'espace sfr

**sfr16:** désigne une grandeur de 16 bits constituée par la concaténation de 2 registres 8 bits placés consécutivement dans l'espace sfr (pds faible, puis poids fort)

**sbit:** désigne un bit d'un registre de l'espace SFR. Permet de manipuler un bit donné, dans un registre donné accessible bit à bit

bit: déclaration d'une variable booléenne – cette variable sera logée dans la zone mémoire DĂTA accessible bit à bit (20H à 2FH) -





## Les déclarations SBIT, SFR et SFR16

Ces types permettent de manipuler bits et registres de l'espace SFR

| 4 | 0(8)<br>bit addressable | 1(9)    | 2(A)     | 3(B)     | 4(C)     | 5(D)     | 6(E) ations sf | 7(F)    |
|---|-------------------------|---------|----------|----------|----------|----------|----------------|---------|
| ļ | P0                      | SP      | DPL      | DPH      | P4†      | P5†      | P6†            | PCON    |
| ļ | TCON                    | TMOD    | TL0      | TL1      | TH0      | TH1      | CKCON          | PSCTL   |
| I | P1                      | TMR3CN  | TMR3RLL  | TMR3RLH  | TMR3L    | TMR3H    | P7†            |         |
| I | SCON0                   | SBUF0   | SPI0CFG  | SPI0DAT  | ADC1     | SPI0CKR  | CPT0CN         | CPT1CN  |
| İ | P2                      | EMI0TC  |          | EMI0CF   | P0MDOUT  | PIMDOUT  | P2MDOUT        | P3MDOUT |
| Ī | IE                      | SADDR0  | ADCICN   | ADC1CF   | AMX1SL   | P3IF     | SADEN1         | EMI0CN  |
| İ | P3                      | OSCXCN  | OSCICN   |          |          | P74OUT†  | FLSCL          | FLACL   |
| İ | IP                      | SADEN0  | AMX0CF   | AMX0SL   | ADC0CF   | P1MDIN   | ADC0L          | ADC0H   |
| İ | SMB0CN                  | SMB0STA | SMB0DAT  | SMB0ADR  | ADC0GTI  | ADC0GTH  | ADC0LTL        | ADC0LTH |
| İ | T2CON                   | T4CON   | RCAP2L   | RCAP2H   | TL2      | TH2      |                | SMB0CR  |
| ĺ | PSW                     | REF0CN  | DAC0L    | DAC0H    | DAC0CN   | DAC1L    | DAC1H          | DAC1CN  |
| ĺ | PCA0CN                  | PCA0MD  | PCA0CPM0 | PCA0CPM1 | PCA0CPM2 | PCA0CPM3 | PCA0CPM4       |         |
| İ | ACC                     | XBR0    | XBR1     | XBR2     | RCAP4L   | RCAP4H   | EIE1           | EIE2    |
| İ | ADC0CN                  | PCA0L   | PCA0CPL0 | PCA0CPL1 | PCA0CPL2 | PCA0CPL3 | PCA0CPL4       | RSTSRC  |
| ı | В                       | SCON1   | SBUF1    | SADDR1   | TL4      | TH4      | EIP1           | EIP2    |
| ı | SPI0CN                  | PCA0H   | PCA0CPH0 | PCA0CPH1 | PCA0CPH2 | PCA0CPH3 | PCA0CPH4       | WDTCN   |

Exemples de déclarations sfr16 sensées

Déclarations sbit possibles dans ces registres





### Exemples de manipulation de registre et de bit

#### sfr:

```
Déclaration:

sfr P4 = 0x84;

Exemple d'utilisation:

P4 = 0x22; (ASM: Mov 84H, #22H)

Signification de l'exemple: Le registre nommé « P4 » correspondant à l'adresse 0x84 dans l'espace mémoire SFR est initialisé avec la valeur 0x22
```

#### sbit:

```
Déclaration:
```

```
sbit LED = P1^6; compilable si cette déclaration est précédée de sfr P1 = 0x90; car il faut que P1 soit défini Exemple d'utilisation:
```

```
LED = 1; (ASM: setb 96H ou setb P1.6)
```

Signification de l'exemple: Le bit 6 du registre d'adresse 0x90 dans l'espace mémoire SFR est mis à 1. Ce bit est nommé « LED »

#### bit:

#### Déclaration:

```
Bit Flag0;
```

Exemple d'utilisation:

```
Flag0 = 0; (ASM CLR xx.yH)
```

Signification de l'exemple: La variable booléenne Flag0 est mise à zéro (sa localisation dans la mémoire est gérée par le compilateur, elle est « transparente » pour l'utilisateur)





## Le fichier C8051F020.h

```
/* BYTE Registers */
sfr P0 = 0x80; /* PORT 0

sfr SP = 0x81; /* STACK POINTER

sfr DPL = 0x82; /* DATA POINTER - LOW BYTE

sfr DPH = 0x83; /* DATA POINTER - HIGH BYTE

sfr P4 = 0x84; /* PORT 4

sfr P5 = 0x85; /* PORT 5

-f- DC - 0x06. /* DODT 6

/* IE 0xA8 */
sbit EA = IE ^ 7; /* GLOBAL INTERRUPT EN
```

Ce fichier est fourni par le constructeur.

Ce fichier contient toutes les déclarations sfr et sbit du 8051F020, mais aucune déclaration SFR16



Ce fichier ne doit pas être modifié!!



### Les déclarations SFR16 du 8051F020

- Elles ne sont pas faites dans le fichier c8051F020.h
- Ces SFR16 permettent de directement manipuler des grandeurs 16 bits contenues dans 2 registres 8 bits (exemple: registres de Timers, registres de sorties de CAN, registres d'entrée de CAN)
- Les 2 registres 8 bits concaténés doivent se trouver à 2 adresses consécutives de l'espace SFR
- Dans la déclaration SFR16, on indique l'adresse du premier registre. Ce dernier sera considéré comme le poids faible de la valeur 16 bits

#### Exemple de déclaration:

```
sfr16 RCAP2 = 0xCA; //Concaténation de 2 registres RCAP2L (0XCA),
//RCAP2H (0xCB) – adresse n: pds faible et
// adresse n+1 : pds fort qui seront manipulés sous le nom de RCAP2
```

#### Exemple d'utilisation:

```
RCAP2 = 1234H; (ASM: MOV 0CAH, #34H et MOV 0CBH, #12H)
```

Signification de l'exemple: Le registre d'adresse 0xCA (espace SFR) est initialisé avec la valeur 0x34 et le registre d'adresse 0xCB (espace SFR) est initialisé avec la valeur 0x12

#### Les SFR16 potentiels (les SFR16 qui ont du sens):

```
= 0x82; // data pointer
sfr16 DP
             = 0x92;
                       // Timer3 reload value
sfr16 TMR3RL
             = 0x94; // Timer3 counter
sfr16 TMR3
            = 0xbe; // ADC0 data
sfr16 ADC0
sfr16 ADCOGT = 0xc4; // ADCO greater than
sfr16 ADC0LT
            = 0xc6; // ADCO less than wir.
sfr16 RCAP2
             = 0xca; // Timer2 capture/rel
sfr16 T2
             = 0xcc;
                       // Timer2
                      // Timer4 capture/rel
sfr16 RCAP4
             = 0xe4;
sfr16 T4
             = 0xf4; // Timer4
             = 0xd2; // DAC0 data
sfr16 DAC0
             = 0xd5;
                        // DAC1 data
sfr1/69/PAC21022
```







## Utilisation des entrés/sorties et des registres de configurations comme des variables

```
//Déclarations
sbit LED = P1^6;/* now the functions may be written to use
this location */
sfr16 T2 = 0xCC /* Timer 2: T2L 0CCh T2H 0CDH */
//Exemples d'utilisation
void main (void)
 Config Timer2 and Run();
 /* forever loop, toggling pin 0 of port 1 */
 while (1==1)
         LED = !LED;
            T2 = 0;
            while ( T2 != 0x1234);
   }
```

Les données déclarées avec des type sfr, sfr16 et sbit sont manipulées comme des variables classiques. La seule différence est qu'elles correspondent à des positions mémoire bien définies

#### Remarques sur les variables de type int

Une variable « int » fait seulement 16 bits (ainsi que signed short int, unsigned short int, unsigned int).

|   | signed short <u>int</u> | 16 | 2 | -32768 — +32767           |
|---|-------------------------|----|---|---------------------------|
| Ш | unsigned short int      | 16 | 2 | 0 — 65535                 |
| Ш | signed int              | 16 | 2 | -32768 — +32767           |
| 1 | unsigned int            | 16 | 2 | 0 — 65535                 |
|   | signed long int         | 32 | 4 | -2147483648 — +2147483647 |
|   | unsigned long int       | 32 | 4 | 0 - 4294967295            |



Exemple: int *var* = 70000; //pas d'erreur à la compilation (et pas de warning)

// mais *var* contient en fait 4464 car 70000 =65536+4464





#### Remarques sur les variables de type char

Une variable « char » permet de stocker des informations sur 8 bits (ainsi que signed char, unsigned char).

Cette information 8 bits peut être interprétée comme un code ASCII mais aussi comme une valeur numérique (tout dépend du code)

| signed <u>char</u> | 8 | 1 | -128 — +127 |
|--------------------|---|---|-------------|
| unsigned char      | 8 | 1 | 0 — 255     |

Exemple: char value = 0x41; // Hexa

char value = 0101; // Octal (ce n'est pas du binaire!!)



char value = 65; // décimal

char value = 'A'; // codage ASCII

Les constantes octales doivent commencer par un zéro et ne comporter que des chiffres octaux

Remarque: Le C ne reconnait pas l'écriture en binaire

Toutes ces déclarations produisent le même résultat.

Ainsi dans la mémoire, la case mémoire représentative de cette variable

contient: 0100 0001 (binaire)

4 1 H

#### **Exemple:**

char i; // i variable sur 8 bits - ne « consomme » qu'un octet

for (i=0;i <10;i++) { ...... // i est une variable utilisée comme compteur de boucle,

donc comme valeur numérique. Là où un « int » aurait consommé 2 octets, le « char » n'en consomme qu'un seul, largement suffisant pour stocker une valeur qui évolue de 0 à 10. De plus le code assembleur se trouve grandement simplifié.



#### Données binaires et données texte

Commençons par une évidence: quel que soit le format « données binaires » ou « données textes », les informations stockées dans la mémoire sont stockées sous forme d'une suite de '0' ou de '1'

En mode « données binaires » les informations sont stockées brutes sans un quelconque encodage.

#### Exemple:

- une température de 18° sera stockée dans un octet. L'octet contiendra la valeur 18 (12H ou 00010010B)
   char temperature = 18;
- L'année 2021 sera stockée dans 2 octets (un entier int). L'octet de poids fort contiendra 07H et l'octet de poids faible E5H (2021 = 7E5H)
   int année = 2021;

En mode « données texte » (ou données ASCII), les informations sont codées en respectant un encodage (ASCII par exemple)

- une température de 18° sera stockée dans un tableau de caractères.
   char temperature[2] = { '1', '8'}; // 2 octets nécessaires pour encoder ou (mieux encore) dans une chaine de caractères
   char temperature[] = « 18 »; // 3 octets nécessaires pour encoder
- L'année 2021 sera stockée dans 1 tableau de 4 caractères
   int annee[4] = { '2', '0', '2', '1'}; // 4 octets nécessaires pour encoder
   ou (mieux encore) dans une chaine de caractères
   int annee[] = « 2021 »; // 5 octets nécessaires pour encoder





### **Exercices SFR, SFR16, SBIT, BIT**

Dans ces exercices, on considère que le fichier C8051F020.H n'est pas inséré dans le fichier source (omission de la ligne #include <c8051f020.h>

- 1 Initialiser le registre PCON avec la valeur 22H Adresse SFR de PCON: 0x87
- 2 Mettre à 1, le bit EXO du registre IE Le bit EXO est le bit 0 du registre IE – Adresse SFR de IE: 0xA8
- 3 Le code suivant vous semble-t-il correct? Justifier.

```
sfr16 DAC0 = 0xD3;

DAC0 = 0x1234;
```



4- Quelle est l'erreur?

## Les limitations pour les fonctions mathématiques

L'utilisation de calcul en réel (double, float ...) est très gourmande en puissance de calcul en l'absence d'un coprocesseur arithmétique ou d'un processeur spécialisé

**Solution** : Se limiter à des entiers si possible non signés en fixant des limites inférieures, supérieures

Remarque et rappel: le type char peut être utilisé pour désigner un entier 8 bits



# Les limitations pour les fonctions mathématiques - Exemple



#### Exemple de stockage d'informations de durée dans des variables

```
Unité: Seconde

float time_sec;

time_sec = 2,22;

Variable sur 4 octets

Utilisation d'une librairie de calculs en flottant
Limites: 1,175 X 10-38s à 3,402 X 10+38s
```

Unité: MilliSeconde
unsigned int time\_msec;
time\_msec = 2220;
Variable sur 2 octets
Calcul en multiprécision
Limites: 0 à 65536ms - Résolution 1 ms

Unité: CentiemeSeconde
unsigned char time\_ctsec;
time\_ctsec = 222;
Variable sur 1 octets
Calcul en 1 instruction ou presque (8 bits)
Limites: 0 à 2550ms - Résolution 10 ms



Attention aux valeurs limites de la variable!!

Votre choix du type de variable dépendra de la plage de valeur et de la résolution.

Exemple: pour stocker un temps de 0 à 2s avec une résolution de 10ms, une variable char (octet) suffira pour peu que l'on change d'unité....

#### Opérateurs logiques bit à bit

| Operator       | Description                |  |
|----------------|----------------------------|--|
| &              | Bitwise AND                |  |
|                | Bitwise OR (inclusive OR)  |  |
| ^              | Bitwise XOR (exclusive OR) |  |
| << Left shift  |                            |  |
| >> Right shift |                            |  |
| ~              | One's complement           |  |



Indispensable pour les opérations de masquage (Manipulation de bits à l'intérieur de registres non accessibles bit à bit)

L'objectif est de modifier un ou plusieurs bits d'un registre sans altérer la valeur des autres bits.

```
EIE2 = EIE2 & 0xBF; // Mise à zéro de EIE2.4 - Disable UART1 Interrupts

EIE2 &= ~0x40; // Ecriture plus concise

TMR3CN = TMR3CN | 0x04; // Mise à un de TMR3CN.2 - Start Timer3

TMR3CN |= 0x04; // Ecriture plus concise
```





## Mise à 1 de bits dans un registre par masquage

#### Exemple:

Mise à 1 des bits 6 et 5 d'un registre nommé Reg\_ctrl:

Utilisation de l'opérateur OU (|)

```
Reg_ctrl b7 b6 b5 b4 b3 b2 b1 b0 0 1 1 0 0 0 0 0 0 Reg_ctrl = Reg_ctrl | Masque b7 1 1 b4 b3 b2 b1 b0
```

Valeur

invariable

« 1 »

#### Ecritures possibles en C:

```
Reg_ctrl = Reg_ctrl | 0x60;
Reg_ctrl|= 0x60
```

```
Reg_ctrl = Reg_ctrl | ( (1<<6) | (1<<5) ); //écriture plus explicite??
Reg_ctrl |= ( (1<<6) | (1<<5) );
```

## Positionner un bit à 1 dans un registre: opérateur OU |





Numéro du bit

à décaler 0 à 7

### Mise à 0 de bits dans un registre par masquage

#### Exemple:

Mise à 0 des bits 6 et 5 d'un registre nommé Reg\_ctrl:

Utilisation de l'opérateur ET (&)

Positionner un bit à 0 dans un registre: opérateur ET &





#### Inversion de bits (complémenter) dans un registre par masquage

#### Exemple:

Inversion des bits 6 et 5 d'un registre Reg\_ctrl:

Utilisation de l'opérateur OU Exclusif (^)

```
Reg_ctrl b7 b6 b5 b4 b3 b2 b1 b0 0 1 1 0 0 0 0 0 0 Reg_ctrl = Reg_ctrl ^ Masque b7/b6 /b5 b4 b3 b2 b1 b0
```

Ecritures possibles en C:

```
Reg_ctrl = Reg_ctrl ^ 0x60;
Reg_ctrl^= 0x60
Reg_ctrl = Reg_ctrl ^( (1<<6) | (1<<5) );
Reg_ctrl ^= ( (1<<6) | (1<<5) );</pre>
```

Complémenter un bit dans un registre: opérateur OU exclusif ^





## Limites d'utilisation d'opérateurs logiques pour les masquages

Attention certains registres ne peuvent pas être manipulés par des opérations de masquage car ils ne sont pas « Read-Modify-Write » c'est-à-dire qu'il y a au moins un bit dans ce registre dont le rôle est différent en lecture et en écriture. Une opération de masquage sur ce type de registre risque de provoquer quelques effets de bord....

Figure 13.4. RSTSRC: Reset Source Register



### Résumé: manipulation de bits dans des registres

**Cas1:** le registre est accessible bit à bit

Utiliser les déclarations sbit dans le registre C8051F020.H et manipuler directement le bit concerné.

Exemple: on souhaite mettre à 0 le bit 7 du registre IE EA = 1; //EA, bit 7 du registre IE, accessible bit à bit

Cas2: le registre n'est pas accessible bit à bit

Utiliser les opérations de masquage.

Exemple: on souhaite mettre à 0 le bit 0 du registre IE2 IE2 &=  $^{(1<<0)}$ ; //ET3, bit0 du registre IE2 mis à zéro



#### Remarque:

Tous les registres de l'espace SFR accessibles bit à bit sont des registres de contrôle; aussi dans ces registres, la manipulation bit à bit a du sens.

Les registres de l'espace SFR, non accessibles bit à bit sont soit des registre de contrôle et de configuration, soit des registres de données. En règle générale (il y a toujours des cas particuliers), la manipulation bit à bit de ces registres est utile pour les registres de contrôle et de configuration, mais **n'a aucun sens** pour les registres de données.

### Exercices de manipulation de bits dans l'espace SFR

Pour coder ces exemples, on considère que l'on a à notre disposition le fichier 8051F020.h qui définit tous les bits et registres de l'espace SFR

## OBJECTIF du masquage: modifier l'état d'un bit dans un registre sans modifier l'état des autres bits

- 1 Mettre à 0 le bit 4 du registre PCON
- 2 Mettre à 1 le bit 7 du registre PCON
- 3 Mettre à 1, le bit 0 du registre IE et à 0, le bit 7 du registre IE
- 4 Ecrire une boucle d'attente: tant que le bit 1 du registre SCON1 est à zéro, alors attendre...







On définit ici l'ordre de rangement des octets dans la mémoire lorsque l'on souhaite stocker des nombres d'une taille supérieure à l'octet.

• Little Endian (architecture Intel X86) – dans la mémoire on stocke l'octet de poids faible en premier.

Exemple: soit le nombre 32 bits 0xA0B70708

| Adresses | N-1 | N  | N+1 | N+2 | N+3 | N+4 |
|----------|-----|----|-----|-----|-----|-----|
| Contenu  |     | 08 | 07  | В7  | A0  |     |

• Big Endian (architecture Motorola 68000) – dans la mémoire on stocke l'octet de poids fort en premier.

Exemple: soit le nombre 32 bits 0xA0B70708

| Adresses | N-1 | N  | N+1 | N+2 | N+3 | N+4 |
|----------|-----|----|-----|-----|-----|-----|
| Contenu  |     | A0 | B7  | 07  | 08  |     |

➤ Le compilateur C51 stocke ses variables dans le format Big Endian



## Accès « octet » à l'intérieur d'un entier « Int » ou « long »

Il est souvent nécessaire d'accèder individuellement aux différents octets à l'intérieur d'une variable de type INT ou LONG

Le langage 'C' permet de le faire efficacement en utilisant une construction de type UNION

| <pre>typedef struct {     long t_long;     int t_int[2];     char t_char[4] }tst_ok;</pre> | ;    | enu Mémoire de la<br>structure<br>kage en Big Endian |
|--------------------------------------------------------------------------------------------|------|------------------------------------------------------|
| Adresses:                                                                                  | N+11 | T_char[3]                                            |
|                                                                                            | N+10 | T_char[2]                                            |
|                                                                                            | N+9  | T_char[1]                                            |
|                                                                                            | N+8  | T_char[0]                                            |
|                                                                                            | N+7  | T_int[1]L                                            |
| Les membres d'une                                                                          | N+6  | T_int[1]H                                            |
| STRUCTURE sont                                                                             | N+5  | T_int[0]L                                            |
| placés dans la<br>mémoire à des                                                            | N+4  | T_int[0]H                                            |
| adresses                                                                                   | N+3  | T_long0 LL                                           |
| consécutives                                                                               | N+2  | T_long0 LH                                           |
|                                                                                            | N+1  | T_long HL                                            |
|                                                                                            | N    | T_long0 HH                                           |

| typedef union {         |                            |  |  |  |
|-------------------------|----------------------------|--|--|--|
| <pre>long t_long;</pre> |                            |  |  |  |
| int t_int[2];           | Contonu Mámaira da l'union |  |  |  |
| char t_char[4];         | Contenu Mémoire de l'union |  |  |  |
| }tst_ok;                | Stockage en Big Endian     |  |  |  |

Adresses: N+3  $\begin{bmatrix} T_{long0} & T_{int[1]} \\ L & L \end{bmatrix}$   $T_{char[3]}$  N+2  $\begin{bmatrix} T_{long0} & T_{int[1]} \\ L & H \end{bmatrix}$   $T_{char[2]}$  N+1  $\begin{bmatrix} T_{long0} & T_{int[0]} \\ HL & L \end{bmatrix}$   $T_{char[1]}$  N+1  $T_{long0} & T_{int[0]} \\ N+1 & H \end{bmatrix}$   $T_{char[0]}$ 

Tous les membres d'une UNION résident dans la même zone mémoire. Il y a donc plusieurs moyens d'accéder à un même octet

## Accès « octet » à l'intérieur d'un Int ou d'un long - Exemple

Rappel: Les membres de l'union occupent la même zone typedef union { mémoire **Contenu Mémoire** long t long; Stockage en Big Endian int t int[2]; Adresses: char t char[4]; | T\_int[1] T\_long0 | N+30x78 T\_char[3] }tst ok; T\_long0 T\_int[1] N+20x56 T\_char[2] int val1, val2; LH H char pds faible; T\_int[0] T\_long0 N+10x34 T\_char[1] tst ok to convert; T\_int[0] T\_long0 0x12 T\_char[0] to convert.t long=0x12345678; HHН val1= to\_convert.t\_int[1]; // val1 = 0x5678 val2= to\_convert.t\_int[0]; // val2 = 0x1234 pds\_faible=to\_convert.t\_char[3]; // pds\_faible = 0x78

## Exemple de l'utilisation d'un type union

Méthode 1: extraction de Contenu Mémoire l'octet ML fait par le Stockage en Big Endian Adresses: processeur par programme T\_long0 | T\_int[1] N+3(modulo et division) T char[3] Méthode 2: extraction de 46 typedef union { T\_long0 0x56 N+2T char[2] 47 long t long; l'octet ML à la compilation 48 int t int[2]; 49 char t char[4]; T\_long0 | T\_int[0] N+1T char[1] 50 }tst ok; T\_long0 | T\_int[0] 52 // MAIN Routine 0x12 T char[0] 54 void main (void) { 55 56 //int val1, val2; 57 tst ok to convert; 58 long test value = 0x12345678;Testé sur 8051F020 59 long temp; 60 char ML byte; 61 // Soit un entier long composé des octets HH MH ML LL (du poids fort au faible) 62 // extraction de l'octet ML par le code temp = test value % (256L\*256); **Méthode 1:** 1289 cycles – 258uS @20Mhz ML byte = temp / 256; 64 extraction de l'octet ML au moment de la compilation Méthode 2: 19 cycles - 3,8uS @20Mhz 66 ML\_byte=to\_convert.t\_char[2]; // Récupération 8X optestrapide!! 68 // dans les 2 cas, on récupère bien la valeur 0x56 56

## Affectation à une position absolue

Dans le cas d'un accès à un dispositif externe interfacé dans l'espace mémoire du processeur.

Utilisation du mot clé **\_AT**\_

Selon: <[>memory\_type<]> type variable\_name \_at\_
constant;

```
char xdata text[256] _at_ 0xE000; /* array at xdata 0xE000 */
int xdata i1 _at_ 0x8000; /* int at xdata 0x8000 */
volatile char xdata IO _at_ 0xFFE8;/* xdata I/O port at 0xFFE8 */
```

## Classes de mémorisation du langage C (non spécifique à Keil)



#### extern - extern data-type name

- Permet de **déclarer** une variable globale **définie** dans un autre fichier source.
- Quand une variable est déclarée extern, elle ne peut être initialisée et il n'y a pas de réservation mémoire

#### static - static data-type name <[>=value<]>;

- En global (à l'extérieur d'une fonction), static définit une variable (ou fonction) non utilisable dans une autre unité de compilation (privée)
- En local (à l'intérieur d'une fonction), static définit une variable locale persistante. Utile en particulier dans les interruptions. Cette variable est initialisée au démarrage (comme les variables globales) et garde sa valeur entre 2 appels de fonction (interruption par exemple). Elle n'est pas réinitialisée à chaque entrée de fonction.





#### Qualificatifs de type (non spécifique à Keil)

#### const

- Désigne des objets considérés comme des constantes et qui ne peuvent donc être modifiés.
- S'applique à des variables en data, idata et xdata.
- La variable déclarée const doit être initialisée à la déclaration
- Souvent utilisé avec des pointeurs pour indiquer que l'on ne modifie pas l'objet pointé.

| type                  | sémantique                                |
|-----------------------|-------------------------------------------|
| const char c;         | caractère constant                        |
| const char *p;        | pointeur vers caractère constant          |
| char * const p;       | pointeur constant vers caractère          |
| const char * const p; | pointeur constant vers caractère constant |

#### volatile

- Signale une variable modifiable par une tâche d'arrière-plan (background).
- Chacune des références à la variable en recharge le contenu depuis la mémoire plutôt que de profiter de situations dans lesquelles une copie est placée dans un registre.
- Prévient toute optimisation faite par le compilateur
- Dans le cas des ports d'entrée, la déclaration en volatile est parfois nécessaire



## Les pointeurs – type1 – Les pointeurs génériques

L'architecture du 8051 à plusieurs espaces mémoire impose une gestion particulière des pointeurs.

Objectif: s'affranchir des divers espaces mémoires du 8051

-> Solution de type 1: les pointeurs génériques — on déclare un pointeur sans spécifier l'espace mémoire sur lequel il pointe.

```
char *s; /* string ptr */
int *numptr; /* int ptr */
```

L'information relative au pointeur est codée sur 3 octets: 1 octet pour specifier le type de la mémoire sur lequel on pointe, 1 octet pour le poids fort de l'adresse, 1 octet pour le poids faible de l'adresse

Mais: l'exécution est plus lente due à une gestion plus complexe du pointeur

Remarque: rien n'empêche de déclarer des pointeurs génériques avec un spécificateur de mémoire.

```
char * xdata strptr; /* generic ptr stored in xdata */
int * data numptr; /* generic ptr stored in data */
long * idata varptr; /* generic ptr stored in idata */
```

## Les pointeurs – type2 – Les pointeurs à mémoire spécifique

Les pointeurs à mémoire spécifique permettent de palier la lenteur des pointeurs génériques

Ils sont déclarés pour gérer un seul type de mémoire

```
char data *str; /* ptr to char(s) in data */
int xdata *numtab; /* ptr to int(s) in xdata */
long code *powtab; /* ptr to long(s) in code */
```

L'information relative au pointeur est codée sur 1 ou 2 octets selon l'espace mémoire pointé (addresses sur 1 ou 2 octets).

Remarque: rien n'empêche de déclarer des pointeurs à mémoire spécifique avec un spécificateur de mémoire.

```
char data * xdata str; /* ptr in xdata to data char */
int xdata * data numtab; /* ptr in data to xdata int */
long code * idata powtab: /* ptr in idata to code long */
```



### Démonstration pointeur générique versus pointeur spécifique

```
73:
                                                     ptr generique = tab;
                                                      750800
                                          C:0x012C
                                                                         ptr generique(0x08),#0x00
                                                                MOV
                                          C:0x012F
                                                      750900
                                                                MOV
                                                                         0x09.#0x00
chari;
                                                                         0x0A, #tab(0x0B)
                                          C:0x0132
                                                      750A0B
                                                                MOV
char tab[12];//par défaut en DATA
                                              74:
                                                     ptr generique++;
char *ptr generique;
                                          C:0x0135
                                                      7401
                                                                MOV
                                                                         A,#0x01
                                                                                   Pointeur générique stocké en
char data *ptr specifique;
                                                      250A
                                                                         A, 0x0A
                                          C:0x0137
                                                                ADD
                                                                                            08 (type espace)
                                          C:0x0139
                                                      F50A
                                                                MOV
                                                                         0x0A,A
                                          C:0x013B
                                                      E4
                                                                CLR
                                                                                            09 (adr pds fort)
                                          C:0x013C
                                                      3509
                                                                ADDC
                                                                         A,0x09
                                                                                            0A(adr pds faible)
                                          C:0x013E
                                                      F509
                                                                MOV
                                                                         0x09,A
                                                                                   Tab est à l'adresse 0B
   ptr generique = tab;
                                              75:
                                                           i = *ptr generique;
                                              76:
   ptr generique++;
                                          C:0x0140
                                                      AB08
                                                                         R3,ptr generique(0x08)
                                                                MOV
   i = *ptr generique;
                                          C:0x0142
                                                      FA
                                                                MOV
                                                                         R2,A
                                                                                              Paramètres passés à
                                                      A90A
                                                                MOV
                                                                         R1,0x0A
                                          C:0x0143
                                                                                              CLDPTR:
   ptr specifique = tab;
                                                                         C?CLDPTR(C:01AD)
                                          C:0x0145
                                                      1201AD
                                                               LCALL
                                                                                              R3: type mémoire
                                                                         0x24.A
                                                                                              R2: Adr MSB
                                          C:0x0148
                                                      F524
                                                               MOV
   ptr specifique++;
                                                                                              R1: Adr LSB
                                                                                     Appel d'une
   i = *ptr specifique;
                                                                                     fonction de
                                                                                      librairie
                                  77:
                                                ptr specifique = tab;
                              C:0x014A
                                           751B0B
                                                              ptr specifique(0x1B), #tab(0x0B)
                                         ptr specifique++;
                                                                                    Pointeur spécifique
                              C:0x014D
                                           051B
                                                              ptr specifique (0x1B)
                                                    INC
                                                                                    stocké en 1B
                                                i = *ptr specifique;
                                  79:
Résultat test:
                                  80:
                                                                                    Tab est à l'adresse 0B
                             C:0x014F
                                          A81B
                                                    MOV
                                                              RO,ptr specifique (0x1B)
48 cycles en générique
                                                              A, @RO
                              C:0x0151
                                          E6
                                                    MOV
                                                                                                    62
15 cycles en spécifique
                              C:0x0152
                                           F524
                                                    MOV
                                                              0x24,A
```

### Fonction de gestion de pointeur générique CLDPTR



C?CLDPTR: C:0x01AD BB0106 CJNE R3,#0x01,C:01B6 C:0x01B0 MOV 8982 DPL(0x82),R1 DPH(0x83),R2 C:0x01B2 8A83 MOV C:0x01B4 MOVX E0 A, @DPTR 22 C:0x01B5 RET C:0x01B6 5002 JNC C:01BA C:0x01B8 E.7 MOV A, @R1 C:0x01B9 22 RET C:0x01BA BBFE02 R3, #PCAOCPH4 (0xFE), C:01RF CJNE C:0x01BD A, @R1 E3 MOVX 22 C:0x01BE RET C:0x01BF 8982 MOV DPL(0x82),R1 C:0x01C1 8A83 MOV DPH(0x83),R2 C:0x01C3 CLR E4 Α C:0x01C4 93 MOVC A, @A+DPTR C:0x01C5 22 RET

Rappel:

Paramètres passés à CLDPTR:

R3: type mémoire

R2: Adr MSB

R1: Adr LSB

- **1** R3 = 01H → gestion XDATA
- 2 R3 = 0H → gestion IDATA
- 3 R3 = 0FEH →
  gestion PDATA (paged external data)
- 4 Autre valeur de R3: gestion CODE

## Les pointeurs – Exemples de codes

| Description                    | idata Pointer            | xdata Pointer                                            | Generic Pointer                                         |
|--------------------------------|--------------------------|----------------------------------------------------------|---------------------------------------------------------|
| Sample Program                 | char idata *ip;          | char xdata *xp;                                          | char *p;                                                |
|                                | char val;                | char val;                                                | char val;                                               |
|                                | val = *ip;               | val = *xp;                                               | val = *p;                                               |
| 8051 Program Code<br>Generated | MOV R0,ip<br>MOV val,@R0 | MOV DPL,xp +1<br>MOV DPH,xp<br>MOVX A,@DPTR<br>MOV val,A | MOV R1,p + 2<br>MOV R2,p + 1<br>MOV R3,p<br>CALL CLDPTR |
| Pointer Size                   | 1 byte                   | 2 bytes                                                  | 3 bytes                                                 |
| Code Size                      | 4 bytes                  | 9 bytes                                                  | 11 bytes + library call                                 |
| Execution Time                 | 4 cycles                 | 7 cycles                                                 | 13 cycles                                               |

### Ajouter de l'assembleur dans du code C (Keil)

#pragma asm
Ajouter votre code ici
#pragma endasm

Attention à la manipulation de registres et de variables utilisés par ailleurs par le compilateur!

```
char Get_SW(void) {
    #pragma ASM
    mov a, P3
    anl a, #80h
    #pragma ENDASM
}

void Set_LED(void) {
    #pragma ASM
    setb P1.6
    #pragma ENDASM
}
```

Sous Microvision, il faut forcer à la compilation la génération d'un fichier Source Assembleur qui sera ensuite assemblé pour produire un fichier objet.



## Appel de code Assembleur depuis le C Coexistence de sources en C et en assembleur

Il n'est pas rare de devoir appeler des programmes assembleur depuis un code source en C. La réciproque est aussi possible mais est rarement utilisée de nos jours.

Dans le cas d'un code assembleur appelé depuis un source C, le cas le plus fréquent est l'appel d'un sous programme assembleur depuis un appel de fonction dans le source en C.

- Condition impérative: respecter les règles de passage de paramètres imposées par le compilateur.
  - De 0 à 3 paramètres Passage de paramètres par registres (R1-R7)
  - Au-delà de 3 paramètres: Passage de paramètre par mémoires en utilisant des segments mémoires spécifiques

| Arg Number | char,<br>1-byte ptr | int,<br>2-byte ptr               | long, float | generic ptr                                     |
|------------|---------------------|----------------------------------|-------------|-------------------------------------------------|
| 1          | R7                  | R6 & R7<br>(MSB in R6,LSB in R7) | R4—R7       | R1—R3<br>(Mem type in R3, MSB in R2, LSB in R1) |
| 2          | R5                  | R4 & R5<br>(MSB in R4,LSB in R5) | R4—R7       | R1—R3<br>(Mem type in R3, MSB in R2, LSB in R1) |
| 3          | R3                  | R2 & R3<br>(MSB in R2,LSB in R3) |             | R1—R3<br>(Mem type in R3, MSB in R2, LSB in R1) |

### Fonctions – Valeur retournée

• La valeur retournée est toujours retournée par registre

| Return Type                               | Register   | Description                            |
|-------------------------------------------|------------|----------------------------------------|
| bit                                       | Carry Flag | Single bit returned in the carry flag. |
| char,<br>unsigned char,<br>1-byte pointer | R7         | Single byte type returned in R7.       |
| int,<br>unsigned int,<br>2-byte ptr       | R6 & R7    | MSB in R6, LSB in R7.                  |
| long,<br>unsigned long                    | R4-R7      | MSB in R4, LSB in R7.                  |
| float                                     | R4-R7      | 32-Bit IEEE format.                    |
| generic pointer                           | R1-R3      | Memory type in R3, MSB R2, LSB R1.     |

#### **Appel de fonction**

Quelques extensions existent lors de l'appel de fonction

- Déclaration d'une fonction comme fonction d'interruption
- Choix du banc de registre utilisé
- Choix du modèle mémoire
- Spécification de l'aspect "réentrant de la fonction"

#### Where

return type is the type of the value returned from the function. If no type is specified, int is assumed.

```
is the name of the function.
functame
            is the argument list for the function.
args
small
            explicitly defines the function uses the small memory model.
            explicitly defines the function uses the compact memory model.
compact
            explicitly defines the function uses the large memory model.
large
            indicates that the function is recursive or reentrant.
reentrant
interrupt indicates that the function is an interrupt function.
            is the interrupt number.
х
            specifies which register bank the function uses.
using
            is the register bank number.
```

#### Fonctions réentrantes

Keil C51 ne respecte pas la spécification du langage C, les fonctions réentrantes doivent être définies explicitement Création d'un espace de mémoire partagé différent pour chaque appel de la fonction.

```
/* Because this function may be called from both the main program */
/* and an interrupt handler, it is declared as reentrant to */
/* protect its local variables. */
int somefunction (int param) reentrant{ ... return (param);}

/* The handler for External interrupt 0, which uses somefunction() */
void externalO_int (void) interrupt 0{ ... somefunction(0);}

/* the main program function, which also calls somefunction() */
void main (void){ while (1==1) { ... somefunction(); }}
```

## Fichiers Configurables: Gestion des Entrées/Sorties

#### Entrées-sorties de base

Un grand nombre de fonctions d'entrées-sorties s'appuient sur les 2 fonctions cidessous. Elle existent par défaut et gèrent de manière basique le périphérique UARTO.

Il est possible de les ré-écrire afin d'utiliser les fonctions de gestion d'I/O sur un autre périphérique.

**PUTCHAR.C** Used by all stream routines that output characters. You may adapt this routine to your individual hardware (for example, LCD or LED displays). The default version outputs characters via the serial interface. An **XON/XOFF** protocol is used for flow central Line food characters ("\n") are converted into corrigon.

is used for flow control. Line feed characters ('\n') are converted into carriage return/line feed sequences ('\r\n').

**GETKEY.C** Used by all stream routines that input characters. You may adapt this routine to your individual hardware (for example, matrix keyboards). The default version reads a character via the serial interface. No data conversions are performed..

Source: User's Guide Cx51 Compiler Keil





## Fichiers Configurables: Allocation dynamique de mémoire

### **Memory Allocation**

The following files contain the source code for the memory allocation routines. C Source File Description

**CALLOC.C** This file contains the source code for the calloc library routine.

This routine allocates memory for an array from the memory pool.

FREE.C This file contains the source code for the free library routine.

This routine returns a previously allocated memory block to the memory pool.

**INIT\_MEM.C** This file contains the source code for the <u>init mempool</u> library routine.

This routine allows you to specify the location and size of a memory pool from which memory may be allocated using the **malloc**, **calloc**, and **realloc** routines.

MALLOC.C This file contains the source code for the <u>malloc</u> library routine. This routine allocates memory from the memory pool.

**REALLOC.C** This file contains the source code for the <u>realloc</u> library routine. This routine resizes a previously allocated memory block.

Source: User's Guide Cx51 Compiler Keil



## Exécution du code au démarrage du processeur (plus généralement, après un évènement « Reset »)

#### Sur le 8051F020:

- •Un seul espace mémoire destiné au stockage de code: l'espace « code »
- •Cette mémoire est une mémoire de techno « Flash », programmée via le dispositif de débogage.
- •Après un évènement Reset, le processeur exécute le code placé à partir de l'adresse 0

#### Sur certains microcontrôleurs:

- •Multiboots plusieurs modes de démarrage à partir de divers périphériques
- •Code spécifique de boot Copie de mémoire exploitation de mémoires externes (mémoires série)



## Démarrage d'une application codée en C dans le microcontrôleur 8051F020

Dans un code bas niveau (pas d'OS qui supervise l'exécution du code) le point de départ correspond au **Reset du processeur**.

- Rappel: Point de vue processeur l'exécution du code démarre à partir de l'adresse 0000
- Point de vue développeur d'application en C: c'est la fonction
   Main qui est exécutée en premier.
- Réellement sous Microvision: exécution du programme assembleur **startup.a51**, initialisation des variables globales, puis exécution du **Main**









Inséré **automatiquement** par l'environnement de développement lors de la création du projet

#### Startup Code

Startup code is executed immediately upon reset of the target system. The Keil startup code performs (optionally) the following operations in order:

- Clears internal data memory
- Clears external data memory
- Clears paged external data memory
- Initializes the small model reentrant stack and pointer
- Initializes the large model reentrant stack and pointer
- Initializes the compact model reentrant stack and pointer
- Initializes the 8051 hardware stack pointer
- Transfers control to code that initializes global variables or to the main C function if there are no initialized global variables

Ce fichier est paramétrable

- Zones mémoire à effacer
- Position des pointeurs
- - etc...



## Algorigramme global d'une application





#### **Interrupt Service Routines**









- Datasheet 8051F020
- Documentation du compilateur C51 Keil (Aide en ligne)
- Documentation générique sur le langage C

Source des illustrations dans ce cours:

• Datasheet 8051F020 de Silicon Laboratories



« Cx51 User's Guide » de Keil



• La famille SIMPSON





LIVE AND DISCOVER

Contact

François JOLY
Tél.: 04 72 43 13 36
francois.joly@cpe.fr
www.cpe.fr

- CPE Lyon Sciences du Numérique
  - Campus Lyon Tech la Doua
- 43, bd du 11 novembre 1918 Bâtiment Hubert Curien
- B.P. 2077 69616 Villeurbanne cedex France